RISC-V (pronunciado "Risk-Five") es una arquitectura de conjunto de instrucciones (ISA) de hardware libre basado en un diseño de tipo RISC (conjunto de instrucciones reducido). A diferencia de la mayoría de los conjuntos de instrucciones, el de RISC-V es gratuito y abierto y se puede usar sin royalties para cualquier propósito, lo que permite que cualquiera diseñe, fabrique y venda chips y software de RISC-V. Si bien no es la primera ISA de arquitectura abierta [1] , es significativa porque está diseñada para ser útil en una amplia gama de dispositivos. El conjunto de instrucciones también tiene un cuerpo sustancial de software de soporte, que evita una debilidad habitual de los nuevos conjuntos de instrucciones.

Property Value
dbo:abstract
  • RISC-V (pronunciado "Risk-Five") es una arquitectura de conjunto de instrucciones (ISA) de hardware libre basado en un diseño de tipo RISC (conjunto de instrucciones reducido). A diferencia de la mayoría de los conjuntos de instrucciones, el de RISC-V es gratuito y abierto y se puede usar sin royalties para cualquier propósito, lo que permite que cualquiera diseñe, fabrique y venda chips y software de RISC-V. Si bien no es la primera ISA de arquitectura abierta [1] , es significativa porque está diseñada para ser útil en una amplia gama de dispositivos. El conjunto de instrucciones también tiene un cuerpo sustancial de software de soporte, que evita una debilidad habitual de los nuevos conjuntos de instrucciones. El proyecto comenzó en 2010 en la Universidad de California en Berkeley, pero muchos colaboradores son voluntarios y trabajadores de la industria fuera de la universidad. El conjunto de instrucciones se ha diseñado pensando en implementaciones pequeñas, rápidas y de bajo consumo para el mundo real,​​ pero sin una sobre-ingeniería excesiva que buscase una microarquitectura concreta.​​ En mayo de 2017, estaba cerrada la versión 2.2 del conjunto de instrucciones del espacio de usuario. El conjunto de instrucciones privilegiadas estaba disponible como borrador en la versión 1.10. (es)
  • RISC-V (pronunciado "Risk-Five") es una arquitectura de conjunto de instrucciones (ISA) de hardware libre basado en un diseño de tipo RISC (conjunto de instrucciones reducido). A diferencia de la mayoría de los conjuntos de instrucciones, el de RISC-V es gratuito y abierto y se puede usar sin royalties para cualquier propósito, lo que permite que cualquiera diseñe, fabrique y venda chips y software de RISC-V. Si bien no es la primera ISA de arquitectura abierta [1] , es significativa porque está diseñada para ser útil en una amplia gama de dispositivos. El conjunto de instrucciones también tiene un cuerpo sustancial de software de soporte, que evita una debilidad habitual de los nuevos conjuntos de instrucciones. El proyecto comenzó en 2010 en la Universidad de California en Berkeley, pero muchos colaboradores son voluntarios y trabajadores de la industria fuera de la universidad. El conjunto de instrucciones se ha diseñado pensando en implementaciones pequeñas, rápidas y de bajo consumo para el mundo real,​​ pero sin una sobre-ingeniería excesiva que buscase una microarquitectura concreta.​​ En mayo de 2017, estaba cerrada la versión 2.2 del conjunto de instrucciones del espacio de usuario. El conjunto de instrucciones privilegiadas estaba disponible como borrador en la versión 1.10. (es)
dbo:wikiPageExternalLink
dbo:wikiPageID
  • 8785097 (xsd:integer)
dbo:wikiPageLength
  • 94922 (xsd:integer)
dbo:wikiPageRevisionID
  • 129300734 (xsd:integer)
prop-es:apellido
  • Patterson (es)
  • Waterman (es)
  • Almatary (es)
  • Hruska (es)
  • Patterson (es)
  • Waterman (es)
  • Almatary (es)
  • Hruska (es)
prop-es:año
  • 2018 (xsd:integer)
prop-es:editorial
prop-es:enlaceautor
  • David_A._Patterson (es)
  • David_A._Patterson (es)
prop-es:fecha
  • 5 (xsd:integer)
  • 8 (xsd:integer)
  • 11 (xsd:integer)
  • 21 (xsd:integer)
prop-es:isbn
  • 978 (xsd:integer)
prop-es:nombre
  • Andrew (es)
  • Joel (es)
  • David (es)
  • Hesham (es)
  • Andrew (es)
  • Joel (es)
  • David (es)
  • Hesham (es)
prop-es:páginas
  • 215 (xsd:integer)
prop-es:sitioweb
prop-es:traductores
  • Alí Lemus, Eduardo Corpeño (es)
  • Alí Lemus, Eduardo Corpeño (es)
prop-es:título
  • Guía Práctica de RISC-V: El Atlas de una Arquitectura Abierta (es)
  • Guía Práctica de RISC-V: El Atlas de una Arquitectura Abierta (es)
prop-es:url
  • http://riscvbook.com/espanol/
  • https://github.com/heshamelmatary|título=heshamelmatary|fechaacceso=13 de julio de 2018 (es)
  • https://www.extremetech.com/computing/188405-risc-rides-again-new-risc-v-architecture-hopes-to-battle-arm-and-x86-by-being-totally-open-source|título=RISC rides again: New RISC-V architecture hopes to battle ARM and x86 by being totally open source (es)
  • http://www.adapteva.com/andreas-blog/analyzing-the-risc-v-instruction-set-architecture/|título=Analyzing the RISC-V Instruction Set Architecture (es)
  • https://www.eetimes.com/author.asp?doc_id=1323406|título=RISC-V: An Open Standard for SoCs: The case for an open ISA (es)
  • https://scholar.google.com.au/scholar?q=%22RISC-V%22&btnG=&hl=en&as_sdt=0%2C5&as_ylo=2013|título=search: RISC-V since 2013 (es)
  • https://riscv.org/wp-content/uploads/2015/11/riscv-compressed-spec-v1.9.pdf|título=The RISC-V Compressed Instruction Set Manual Version 1.9 (es)
dct:subject
rdfs:comment
  • RISC-V (pronunciado "Risk-Five") es una arquitectura de conjunto de instrucciones (ISA) de hardware libre basado en un diseño de tipo RISC (conjunto de instrucciones reducido). A diferencia de la mayoría de los conjuntos de instrucciones, el de RISC-V es gratuito y abierto y se puede usar sin royalties para cualquier propósito, lo que permite que cualquiera diseñe, fabrique y venda chips y software de RISC-V. Si bien no es la primera ISA de arquitectura abierta [1] , es significativa porque está diseñada para ser útil en una amplia gama de dispositivos. El conjunto de instrucciones también tiene un cuerpo sustancial de software de soporte, que evita una debilidad habitual de los nuevos conjuntos de instrucciones. (es)
  • RISC-V (pronunciado "Risk-Five") es una arquitectura de conjunto de instrucciones (ISA) de hardware libre basado en un diseño de tipo RISC (conjunto de instrucciones reducido). A diferencia de la mayoría de los conjuntos de instrucciones, el de RISC-V es gratuito y abierto y se puede usar sin royalties para cualquier propósito, lo que permite que cualquiera diseñe, fabrique y venda chips y software de RISC-V. Si bien no es la primera ISA de arquitectura abierta [1] , es significativa porque está diseñada para ser útil en una amplia gama de dispositivos. El conjunto de instrucciones también tiene un cuerpo sustancial de software de soporte, que evita una debilidad habitual de los nuevos conjuntos de instrucciones. (es)
rdfs:label
  • RISC-V (es)
  • RISC-V (es)
prov:wasDerivedFrom
foaf:homepage
foaf:isPrimaryTopicOf
is prop-es:plataforma of
is owl:sameAs of
is foaf:primaryTopic of