La matriz de rejilla de pines​​ o PGA (del inglés pin grid array) es una interfaz de conexión a nivel físico para microprocesadores y circuitos integrados o microchips. También se denomina de la misma forma a la cápsula o empaquetado de los circuitos integrados (IC). Su alineación de pines Daniel se presenta en forma vertical y horizontal. Originalmente PGA es el zócalo clásico para la inserción en una placa base de un microprocesador. Fue usado para procesadores como: Intel 80386 e Intel 80486.

Property Value
dbo:abstract
  • La matriz de rejilla de pines​​ o PGA (del inglés pin grid array) es una interfaz de conexión a nivel físico para microprocesadores y circuitos integrados o microchips. También se denomina de la misma forma a la cápsula o empaquetado de los circuitos integrados (IC). Su alineación de pines Daniel se presenta en forma vertical y horizontal. Originalmente PGA es el zócalo clásico para la inserción en una placa base de un microprocesador. Fue usado para procesadores como: Intel 80386 e Intel 80486. (es)
  • La matriz de rejilla de pines​​ o PGA (del inglés pin grid array) es una interfaz de conexión a nivel físico para microprocesadores y circuitos integrados o microchips. También se denomina de la misma forma a la cápsula o empaquetado de los circuitos integrados (IC). Su alineación de pines Daniel se presenta en forma vertical y horizontal. Originalmente PGA es el zócalo clásico para la inserción en una placa base de un microprocesador. Fue usado para procesadores como: Intel 80386 e Intel 80486. (es)
dbo:wikiPageID
  • 461543 (xsd:integer)
dbo:wikiPageLength
  • 3500 (xsd:integer)
dbo:wikiPageRevisionID
  • 128307223 (xsd:integer)
dct:subject
rdfs:comment
  • La matriz de rejilla de pines​​ o PGA (del inglés pin grid array) es una interfaz de conexión a nivel físico para microprocesadores y circuitos integrados o microchips. También se denomina de la misma forma a la cápsula o empaquetado de los circuitos integrados (IC). Su alineación de pines Daniel se presenta en forma vertical y horizontal. Originalmente PGA es el zócalo clásico para la inserción en una placa base de un microprocesador. Fue usado para procesadores como: Intel 80386 e Intel 80486. (es)
  • La matriz de rejilla de pines​​ o PGA (del inglés pin grid array) es una interfaz de conexión a nivel físico para microprocesadores y circuitos integrados o microchips. También se denomina de la misma forma a la cápsula o empaquetado de los circuitos integrados (IC). Su alineación de pines Daniel se presenta en forma vertical y horizontal. Originalmente PGA es el zócalo clásico para la inserción en una placa base de un microprocesador. Fue usado para procesadores como: Intel 80386 e Intel 80486. (es)
rdfs:label
  • Pin grid array (es)
  • Pin grid array (es)
owl:sameAs
prov:wasDerivedFrom
foaf:isPrimaryTopicOf
is dbo:wikiPageRedirects of
is prop-es:factorDeForma of
is prop-es:factordeforma of
is prop-es:factoresDeForma of
is prop-es:formfactors of
is prop-es:tipoDeZócalo of
is owl:sameAs of
is foaf:primaryTopic of