This HTML5 document contains 30 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

PrefixNamespace IRI
category-eshttp://es.dbpedia.org/resource/Categoría:
dcthttp://purl.org/dc/terms/
wikipedia-eshttp://es.wikipedia.org/wiki/
n7http://arstechnica.com/articles/paedia/cpu/what-you-need-to-know-about-nehalem.
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
n16https://web.archive.org/web/20141027193318/http:/www.hardwaresecrets.com/article/
dbpedia-eshttp://es.dbpedia.org/resource/
prop-eshttp://es.dbpedia.org/property/
rdfshttp://www.w3.org/2000/01/rdf-schema#
n17https://web.archive.org/web/20081106102523/http:/xbitlabs.com/articles/cpu/display/nehalem-microarchitecture.
n18https://web.archive.org/web/20090125072242/http:/www.zdnetasia.com/news/hardware/0,39042972,39434561,00.
n11http://www.theinquirer.net/%3Farticle=
n21http://es.wikipedia.org/wiki/Intel_QuickPath_Interconnect?oldid=124598447&ns=
n22http://rdf.freebase.com/ns/m.
n15https://web.archive.org/web/20090113081149/http:/www.realworldtech.com/page.cfm%3FNewsID=361&section=news&date=05-05-2006%23
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
owlhttp://www.w3.org/2002/07/owl#
n19https://web.archive.org/web/20080507114349/http:/www.crn.com/
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
dbrhttp://dbpedia.org/resource/
n6http://www.theregister.co.uk/2005/12/12/intel_csi_low/
Subject Item
dbpedia-es:LGA_2011
prop-es:protocoloFsb
dbpedia-es:Intel_QuickPath_Interconnect
Subject Item
wikipedia-es:Intel_QuickPath_Interconnect
foaf:primaryTopic
dbpedia-es:Intel_QuickPath_Interconnect
Subject Item
dbpedia-es:Common_System_Interface
dbo:wikiPageRedirects
dbpedia-es:Intel_QuickPath_Interconnect
Subject Item
dbpedia-es:Intel_QuickPath_Interconnect
rdfs:label
Intel QuickPath Interconnect
rdfs:comment
El Intel QuickPath Interconnect ("QuickPath", "QPI")​​​ es una conexión punto a punto con el procesador desarrollado por Intel para competir con HyperTransport. Antes de revelar su nombre, Intel lo mencionaba como Common System Interface o "CSI" . Los primeros desarrollos fueron conocidos como YAP (Yet Another Protocol) y YAP+. El desarrollo fue hecho en el Massachusetts Microprocessor Design as Desktop, Xeon e Itanium. Intel lo lanzó en noviembre de 2008 en su familia de procesadores Intel Core i7 y en el chipset , y es usado en los procesadores Nehalem,​ y Sandy Bridge.​
owl:sameAs
n22:05hs8_
dct:subject
category-es:Intel category-es:Buses
foaf:isPrimaryTopicOf
wikipedia-es:Intel_QuickPath_Interconnect
dbo:wikiPageID
2179216
dbo:wikiPageRevisionID
124598447
dbo:wikiPageExternalLink
n6: n7:ars n11:20184 n11:28298 n15:361 n16:610 n17:html n18:htm n19:60404730
dbo:wikiPageLength
5640
prov:wasDerivedFrom
n21:0
dbo:abstract
El Intel QuickPath Interconnect ("QuickPath", "QPI")​​​ es una conexión punto a punto con el procesador desarrollado por Intel para competir con HyperTransport. Antes de revelar su nombre, Intel lo mencionaba como Common System Interface o "CSI" . Los primeros desarrollos fueron conocidos como YAP (Yet Another Protocol) y YAP+. El desarrollo fue hecho en el Massachusetts Microprocessor Design as Desktop, Xeon e Itanium. Intel lo lanzó en noviembre de 2008 en su familia de procesadores Intel Core i7 y en el chipset , y es usado en los procesadores Nehalem,​ y Sandy Bridge.​ El QPI es un elemento de un sistema de arquitectura que Intel llama QuickPath architecture que implementa como Intel llama QuickPath technology.​ Tal como el HyperTransport de AMD, la arquitectura QuickPath Architecture asume que el procesador tiene un controlador de memoria integrado, obligando así a los multiprocesadores a usar una arquitectura NUMA. Cada QPI comprime 2 conexiones punto a punto de 20-bit, una para cada dirección, para un total de 42 señales. Cada señal es un par diferencial, formando así un número de 84. El QuickPath reporta velocidades de 4,8 a 6,4 GT/s por segundo por dirección. El ancho de banda va de 12,0 a 16,0 GB/s por dirección, o 24,0 a 32,0 GB/s por conexión.​ La implementación inicial en el Nehalem usa una conexión de 25,6 GB/s a 20-bit. Esta conexión provee exactamente el doble del ancho de banda teórico de un FSB de Intel a 1600 MHz (usados en el chipset ). * Los procesadores actuales operan con conexiones de 16 bit. La velocidad de reloj a la cual opera viene determinada por el procesador; el Core i7 920 y 940 funcionan con conexiones de 9,6 GB/s unidireccionales y 19,2 GB/s bidireccionales mientras el Core i7 965XE usa 12,8 GB/s y 25,6 GB/s respectivamente.
Subject Item
dbpedia-es:QPI
dbo:wikiPageRedirects
dbpedia-es:Intel_QuickPath_Interconnect
Subject Item
dbpedia-es:QuickPath
dbo:wikiPageRedirects
dbpedia-es:Intel_QuickPath_Interconnect
Subject Item
dbpedia-es:QuickPath_Interconnect
dbo:wikiPageRedirects
dbpedia-es:Intel_QuickPath_Interconnect
Subject Item
dbpedia-es:Quickpath
dbo:wikiPageRedirects
dbpedia-es:Intel_QuickPath_Interconnect
Subject Item
dbpedia-es:LGA_1248
prop-es:protocoloFsb
dbpedia-es:Intel_QuickPath_Interconnect
Subject Item
dbpedia-es:LGA_1366
prop-es:protocoloFsb
dbpedia-es:Intel_QuickPath_Interconnect
Subject Item
dbr:Intel_QuickPath_Interconnect
owl:sameAs
dbpedia-es:Intel_QuickPath_Interconnect