This HTML5 document contains 15 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

PrefixNamespace IRI
category-eshttp://es.dbpedia.org/resource/Categoría:
dcthttp://purl.org/dc/terms/
wikipedia-eshttp://es.wikipedia.org/wiki/
n11http://es.wikipedia.org/wiki/Simple_Instruction_Set_Computing?oldid=118024502&ns=
dbohttp://dbpedia.org/ontology/
foafhttp://xmlns.com/foaf/0.1/
dbpedia-eshttp://es.dbpedia.org/resource/
n12http://www.atarimagazines.com/startv3n9/sisc.
rdfshttp://www.w3.org/2000/01/rdf-schema#
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
provhttp://www.w3.org/ns/prov#
xsdhhttp://www.w3.org/2001/XMLSchema#
n6https://web.archive.org/web/20110103072544/http:/www.engineering.uiowa.edu/~carch/sisc/
Subject Item
dbpedia-es:Simple_Instruction_Set_Computing
rdfs:label
Simple Instruction Set Computing
rdfs:comment
SISC (Simple Instruction Set Computing) es un tipo de arquitectura de microprocesadores orientada al procesamiento de tareas en paralelo. Esto se implementa mediante el uso de la tecnología VLSI, que permite a múltiples dispositivos de bajo costo que se utilicen conjuntamente para resolver un problema particular dividido en partes disjuntas. La arquitectura RISC es un subconjunto del SISC, centrada en la velocidad de procesamiento debido a un conjunto de instrucciones reducido.​
dct:subject
category-es:Arquitectura_de_computadoras category-es:Unidad_central_de_procesamiento category-es:Acrónimos_de_informática
foaf:isPrimaryTopicOf
wikipedia-es:Simple_Instruction_Set_Computing
dbo:wikiPageID
4456590
dbo:wikiPageRevisionID
118024502
dbo:wikiPageExternalLink
n6: n12:html
dbo:wikiPageLength
2987
prov:wasDerivedFrom
n11:0
dbo:abstract
SISC (Simple Instruction Set Computing) es un tipo de arquitectura de microprocesadores orientada al procesamiento de tareas en paralelo. Esto se implementa mediante el uso de la tecnología VLSI, que permite a múltiples dispositivos de bajo costo que se utilicen conjuntamente para resolver un problema particular dividido en partes disjuntas. La arquitectura RISC es un subconjunto del SISC, centrada en la velocidad de procesamiento debido a un conjunto de instrucciones reducido.​ Microprocesadores SISC (o RISC) nunca han logrado amenazar el amplio dominio de los procesadores CISC en los ordenadores personales, debido a su popularidad y al aumento constante en la capacidad de procesamiento de los mismos.​ Por lo tanto, el uso de RISC y SISC sigue limitado a necesidades muy específicas de procesamiento, como en los procesadores DSP.​
Subject Item
dbpedia-es:SISC
dbo:wikiPageRedirects
dbpedia-es:Simple_Instruction_Set_Computing
Subject Item
wikipedia-es:Simple_Instruction_Set_Computing
foaf:primaryTopic
dbpedia-es:Simple_Instruction_Set_Computing