This HTML5 document contains 72 embedded RDF statements represented using HTML+Microdata notation.

The embedded RDF content will be recognized by any processor of HTML5 Microdata.

PrefixNamespace IRI
n23http://ghdl.free.fr/
n45http://www.microsemi.com/
n18https://web.archive.org/web/20130323013336/http:/www.fpgafromscratch.com/
n16https://vhdl.es/
n51https://web.archive.org/web/20080512064827/http:/video.google.com/videoplay%3Fdocid=
dbrhttp://dbpedia.org/resource/
n52http://www.eecg.toronto.edu/~jayar/pubs/brown/survey.
n29http://fpgalibre.sourceforge.net/
n50https://web.archive.org/web/20121101133042/http:/www.tabula.com/
n21http://tech.groups.yahoo.com/group/hdl-fpga/
n8http://www.latticesemi.com/
n19https://web.archive.org/web/20080528021619/http:/www.cypress.com/
n61http://www.openfpga.
prop-eshttp://es.dbpedia.org/property/
n40http://fpga.com.
dbpedia-frhttp://fr.dbpedia.org/resource/
n12http://sba.accesus.
dcthttp://purl.org/dc/terms/
n59https://web.archive.org/web/20071011205617/https:/www.synplicity.com/
rdfshttp://www.w3.org/2000/01/rdf-schema#
n44http://es.wikipedia.org/wiki/Field-programmable_gate_array?oldid=126808919&ns=
n31http://www.altera.com/
n53http://www.altium.com/
rdfhttp://www.w3.org/1999/02/22-rdf-syntax-ns#
n25https://web.archive.org/web/20070228103802/http:/fpga.com.ar/notas/NotasCompletas.
n36http://www.xilinx.com/
n60https://web.archive.org/web/20110226000636/http:/opencores.org/
n42http://fpga4fun.
n63http://www.tutorial-reports.com/computer-science/fpga/
xsdhhttp://www.w3.org/2001/XMLSchema#
n35http://www.modelsim.com/
n17http://www.zeemz.com/
dbohttp://dbpedia.org/ontology/
n62https://web.archive.org/web/20080616142627/http:/fpga.highbits.com/
n7http://sba.accesus.com/software-tools/
n39https://web.archive.org/web/20190627070133/http:/www.fpgacentral.com/
n58https://github.com/Obijuan/open-fpga-verilog-tutorial/
wikipedia-eshttp://es.wikipedia.org/wiki/
n13http://www.atmel.com/
n32http://www.clifford.at/icestorm/
n14https://web.archive.org/web/20110615111604/http:/www.fpga-faq.org/
n22https://web.archive.org/web/20180809150104/http:/jcraconf.org/
n11http://www.dsp-fpga.com/
n24http://www.clifford.at/yosys/
n20https://web.archive.org/web/20110724071650/http:/so-logic.net/en/knowledgebase/
n54https://github.com/cseed/
n55http://iverilog.icarus.com/
n28http://www.quicklogic.com/
n33https://www.altera.com/
provhttp://www.w3.org/ns/prov#
foafhttp://xmlns.com/foaf/0.1/
n49https://web.archive.org/web/20080517171445/http:/www.netrino.com/Articles/ProgrammableLogic/
n37http://www.openfpga.org/
n9http://www.achronix.com/
n46http://www.actel.com/
n56https://web.archive.org/web/20080517104015/http:/www.altera.com/education/univ/materials/manual/unv-lab-manual.
n34http://gtkwave.sourceforge.net/
n41http://www.fpga-faq.org/FPGA_Boards.
n57http://www.altera.
category-eshttp://es.dbpedia.org/resource/Categoría:
dbpedia-eshttp://es.dbpedia.org/resource/
n38http://www.atmel.
n6http://www.xilinx.
owlhttp://www.w3.org/2002/07/owl#
Subject Item
dbpedia-es:FPGA
dbo:wikiPageRedirects
dbpedia-es:Field-programmable_gate_array
Subject Item
dbpedia-es:FPGAs
dbo:wikiPageRedirects
dbpedia-es:Field-programmable_gate_array
Subject Item
dbpedia-es:Field_Programmable_Gate_Array
dbo:wikiPageRedirects
dbpedia-es:Field-programmable_gate_array
Subject Item
dbpedia-es:Field_programmable_gate_array
dbo:wikiPageRedirects
dbpedia-es:Field-programmable_gate_array
Subject Item
dbr:Field-programmable_gate_array
owl:sameAs
dbpedia-es:Field-programmable_gate_array
Subject Item
wikipedia-es:Field-programmable_gate_array
foaf:primaryTopic
dbpedia-es:Field-programmable_gate_array
Subject Item
dbpedia-es:Field-programmable_gate_array
rdfs:label
Field-programmable gate array
rdfs:comment
Una matriz de puertas lógicas programable en campo​​ o FPGA (del inglés field-programmable gate array), es un dispositivo programable que contiene bloques de lógica cuya interconexión y funcionalidad puede ser configurada en el momento, mediante un especializado. La lógica programable puede reproducir desde funciones tan sencillas como las llevadas a cabo por una puerta lógica o un sistema combinacional hasta complejos sistemas en un chip.
dct:subject
category-es:Electrónica_digital category-es:Circuitos_integrados_para_electrónica_digital category-es:Siglas_de_informática category-es:Aceleración_por_hardware category-es:Inventos_de_Estados_Unidos category-es:Componentes_activos
foaf:isPrimaryTopicOf
wikipedia-es:Field-programmable_gate_array
prop-es:date
20070710211329
prop-es:url
n37:
dbo:wikiPageID
60625
dbo:wikiPageRevisionID
126808919
dbo:wikiPageExternalLink
n6:com n7:sba-creator n8: n9: n11: n12:com n13: n14: n16:tutorial-vhdl n17: n18: n19: n20:fpga_universe n21: n22: n23: n24: n25:pdf n28: n29: n31: n32: n33: n34: n35: n36: n38:com n37: n39: n40:ar n41:shtml n42:com n45: n46: n49: n50: n51:-4969729965240981475 n52:html n53:fpga n54:arachne-pnr n55: n56:html n57:com n58:wiki n59: n60: n61:org n62: n63:
dbo:wikiPageInterLanguageLink
dbpedia-fr:Circuit_logique_programmable
dbo:wikiPageLength
20123
prov:wasDerivedFrom
n44:0
dbo:abstract
Una matriz de puertas lógicas programable en campo​​ o FPGA (del inglés field-programmable gate array), es un dispositivo programable que contiene bloques de lógica cuya interconexión y funcionalidad puede ser configurada en el momento, mediante un especializado. La lógica programable puede reproducir desde funciones tan sencillas como las llevadas a cabo por una puerta lógica o un sistema combinacional hasta complejos sistemas en un chip. Las FPGA se utilizan en aplicaciones similares a los ASIC sin embargo son más lentas, tienen un mayor consumo de energía y no pueden abarcar sistemas tan complejos como ellos. A pesar de esto, las FPGA tienen las ventajas de ser reprogramables (lo que añade una enorme flexibilidad al flujo de diseño), sus costes de desarrollo y adquisición son mucho menores para pequeñas cantidades de dispositivos y el tiempo de desarrollo es también menor. Ciertos fabricantes cuentan con FPGA que solo se pueden programar una vez, por lo que sus ventajas e inconvenientes se encuentran a medio camino entre los ASIC y las FPGA.Históricamente las FPGA surgen como una evolución de los conceptos desarrollados en las PAL y los CPLD.