LEON es una core de microprocesador de 32-bits basado en la arquitectura RISC y en el conjunto de instrucciones SPARC-V8. Originalmente diseñada por el European Space Research and Technology Centre (ESTEC) dentro de la Agencia Espacial Europea (ESA), y posteriormente por .

Property Value
dbo:abstract
  • LEON es una core de microprocesador de 32-bits basado en la arquitectura RISC y en el conjunto de instrucciones SPARC-V8. Originalmente diseñada por el European Space Research and Technology Centre (ESTEC) dentro de la Agencia Espacial Europea (ESA), y posteriormente por . Descrita en VHDL sintetizable, LEON tiene un modelo de licencia doble: Una licencia FLOSS LGPL/GPL que se puede usar gratuitamente o una licencia privativa que se puede adquirir para integrar el LEON en un producto propietario.​​La core es configurable mediante generics VHDL y se usa tanto en entornos de investigación como comerciales.​ (es)
  • LEON es una core de microprocesador de 32-bits basado en la arquitectura RISC y en el conjunto de instrucciones SPARC-V8. Originalmente diseñada por el European Space Research and Technology Centre (ESTEC) dentro de la Agencia Espacial Europea (ESA), y posteriormente por . Descrita en VHDL sintetizable, LEON tiene un modelo de licencia doble: Una licencia FLOSS LGPL/GPL que se puede usar gratuitamente o una licencia privativa que se puede adquirir para integrar el LEON en un producto propietario.​​La core es configurable mediante generics VHDL y se usa tanto en entornos de investigación como comerciales.​ (es)
dbo:wikiPageExternalLink
dbo:wikiPageID
  • 766618 (xsd:integer)
dbo:wikiPageLength
  • 1782 (xsd:integer)
dbo:wikiPageRevisionID
  • 127057665 (xsd:integer)
dct:subject
rdfs:comment
  • LEON es una core de microprocesador de 32-bits basado en la arquitectura RISC y en el conjunto de instrucciones SPARC-V8. Originalmente diseñada por el European Space Research and Technology Centre (ESTEC) dentro de la Agencia Espacial Europea (ESA), y posteriormente por . (es)
  • LEON es una core de microprocesador de 32-bits basado en la arquitectura RISC y en el conjunto de instrucciones SPARC-V8. Originalmente diseñada por el European Space Research and Technology Centre (ESTEC) dentro de la Agencia Espacial Europea (ESA), y posteriormente por . (es)
rdfs:label
  • LEON (es)
  • LEON (es)
owl:sameAs
prov:wasDerivedFrom
foaf:isPrimaryTopicOf
is owl:sameAs of
is foaf:primaryTopic of